У автора цель поиграть на полноценном аппаратном эмуляторе Спекки + вывод на мониторЦитата:
Сообщение от andrews
Вид для печати
У автора цель поиграть на полноценном аппаратном эмуляторе Спекки + вывод на мониторЦитата:
Сообщение от andrews
если он хочет предоставить такую возможность не только себе, милости просим...проект открыт для всех желающих...Я зарегистрировался на этом сайте только в апреле, о существовании его проекта узнал только сейчас.Цитата:
Сообщение от heroy
Во превых он у него есть, во вторых спектрум в FPGA собирается за недельку от силы при условии знания кокого либо из языков описания железяк. Лезет прекрасно в EP2C5 (с внешней памятью) едиственное что для нормальной реализации слишком много ног надо (о 100 лапом корпусе как наиболее приемлимым для любительских целем можно забыть), но так как автор работал с EvBrd то у него не было дефицита с данным ресурсом.Цитата:
Сообщение от andrews
Какие тогда проблемы? "У вас своя свадьба, у нас своя"(c)
Я о том что T(V)80, видеконтролер и порты не проблема, в чем дальнейшая спецификация?Цитата:
Сообщение от andrews
Определиться с количеством выводов в разъеме для подключения к основной плате, сделать с запасом на будущее и стандартизировать. Выбрать шину(шины) для поключения ASIC чипов (для которых пока нет реализации в FPGA) и тоже оформить в виде стандарта. В FPGA так же должен быть резерв. Все это опубликовать с открытой лицензией. Вот и все, что тогда нужно.
Кстати прикол, ядрышко с Opencores ARM7 (ARM7TDMI+TUMB) весит всего в 2 раза больше чем монстроидальное ядрышко TV80 :) Вот вам и разница между CISC прошлого тысячелетия и относительно нового RICS лезет в Ciclone II EP2C5 то есть самый маленький.
...между прочим состоит из 8500 транзисторов :) а проблема fpga-переноса это всего лишь проблема fpga-переноса :DЦитата:
Сообщение от heroy
Это ясно там пошли путем универсальности а не оптимальности, но факт есть.Цитата:
Сообщение от Ronin
просто его структура сильно нерегулярна - еще руками разводилась местами возможно :)