Отключил торможение (оторвал провод идущий на 2 ногу D1.1 и посадил эту ногу на землю). Ошибки практически прекратились, всего одна ошибка вылезла за пол часа работы теста памяти.
Вид для печати
Отключил торможение (оторвал провод идущий на 2 ногу D1.1 и посадил эту ногу на землю). Ошибки практически прекратились, всего одна ошибка вылезла за пол часа работы теста памяти.
тот что A48MT.SCL или A48MT.TAP
http://zx.pk.ru/showthread.php?p=283577#post283577
В общем глюкнул в оконцовке тест минут через 40 :(
Не стабильно память работает.
Есть идеи ?
А какая скорость памяти? Все ли чипы с одинаковой скоростью? возможно ли поставить на проверку более быстрые чипы. Импорт насколько помню - более привередлив к регенерации.
Запустил этот тест. 70 проходов (около 40 минут) - без ошибок. Может процессор у меня не тот. Может вам резистор на тактовую Z80 470 Ом поменьше поставить.
---------- Post added at 20:49 ---------- Previous post was at 20:43 ----------
... 80 проходов теста без ошибок. У меня в LENINGRAD-2010 память КР565РУ5В (вместо буквы одна точка). Такая же закуплена для конструкторов LENINGRAD-2012.
zst - насчет памяти - то я _Ratibor_ спрашивал - у тебя то вроде все работает как надо - а у него нет. Вот я и спросил его - может память какая глючная.
balu_dark, память стоит на двух ру5г, на одном ру5в.
На всех трех в безвайтовом режиме работает стабильно, тест гонял по пол дня - ни одного глюка.
В безвайтовом режиме все три работают: при этом /CAS стандартный, а на тактовую проца идет /H0.
С доработкой запустился один из трех: при этом вместо /CAS идет /H0 ,
а на 5 ногу D1.2 вместо RAS "" (8-D2) тоже /H0.
Но не стабильно при этом ленин работает.
Если доработку подключать как Вы написали, то на всех трех одна и таже картина:
белый бордюр, черный экран и на экране стоят красные вертикальные полосы.
Если вытащить пзу, то матрас рисуется нормальный.
Это хорошо.
Если подавать /H0, то нужно использовать схему медленной памяти V1.00Цитата:
С доработкой запустился один из трех: при этом вместо /CAS идет /H0 ,
а на 5 ногу D1.2 вместо RAS "" (8-D2) тоже /H0.
Но не стабильно при этом ленин работает.
Или укоротить сигнал WRBUF. Для этого на 1-D13 подать не H0, а H0&TI.
Укоротить WRBUF желательно при использовании /H0 в качестве тактового. Без этого может работать нестабильно.
Для этого отрезать от 1-D13 сигнал H0. Подать на элемент ЛИ1 H0 и TI. С выхода этого элемента сигнал H0&TI подать на 1-D13.
Я у себя сделал. Теперь медленная память работает по любой схеме.
Это уже отлично! Надо имхо вывести это в первый пост темы. Чтобы потом не затерялось.
Ну и собсно ждем результатов теста.
40 минут - полет нормальный, ни одного глюка.
---------- Post added at 23:31 ---------- Previous post was at 21:48 ----------
http://s54.radikal.ru/i146/1112/ec/b14e0595957ft.jpg
http://s60.radikal.ru/i169/1112/df/9806be1db52at.jpg
Хорошо. А V1.00 работает ? Там деталей меньше.
Теперь хотелось бы посмотреть тесты порта #FF:
http://zx.pk.ru/showpost.php?p=423077&postcount=183
http://zx.pk.ru/showpost.php?p=423085&postcount=185
Нужно использовать те же версии программ, что тестировал на реале Ewgeny7
(http://zx.pk.ru/showpost.php?p=421104&postcount=167).
Подключение палитры ULAplus к LENINGRAD-2010:
http://s47.radikal.ru/i116/1112/54/1313dc233777t.jpg
(нумерация микросхем показана условно)
Входные сигналы c Ленинграда:
A2, A6, A7 - шина адреса Z80
D0-D7 - шина данных Z80
/RD, /WR - сигналы чтения и записи с Z80
IORQG - сигнал обращения к портам с учетом блокировки с шины ZX-BUS, при 0 - обращение к портам разрешено
IORQGE - сигнал блокировки на шину ZX-BUS, при 1 - на следуещие по приоритетам слоты ZX-BUS и порты на материнской плате запрещаются сигналы IORQ.
LB, LR, LG, LI - сигналы B, R, G, I с выходов 4, 7, 9, 12 мультиплексора D36
L_BRIGHT, L_FLASH - сигналы яркости и мерцания байта атрибутов с выходов 13, 12 мультиплексора D31
L_INFV - сигнал битовой информации картинки с экрана, выход 10-D35, 0 соответствует цвету PAPER, 1 - INK
L_SYNC - синхросмесь с 6-D11
GI - сигнал гашения экрана, при 1 - экран гасится во время обратного хода развертки
/TI - тактовый сигнал смены точек на экране, точки меняются по перепаду из 0 в 1
/RESET - сигнал сброса Z80
Внутренние сигналы схемы палитры:
/PP - 0 при выборе порта #FF3B, используется для записи/чтения в ОЗУ палитры и управления режимом палитры
/PADR - 0 при выборе порта #BF3B используется для записи в регистр ИР23 адреса ячейки ОЗУ палитры и выбора режима
PE - сигнал разрешения палитры, после сброса и при записи 0 в триггер режима палитра отключена, PE=0
/PE - сигнал отключения FLASH в Ленинграде при включении палитры, этот сигнал подать на катод диода, а анод диода подпаять в ту же точку, что два диода в Ленинграде (2-D11)
PL_ON - сигнал разрешения преобразования цвета через палитру, управляет мультиплексорами, равен 0 при PE=0 (палитра отключена) или при обращении Z80 к ОЗУ палитры. При этом с мультиплексоров на выходные регистры подается комбинация битов, соответствующая стандартным 15 цветам Спектрума. А на ОЗУ подается адрес с регистра адреса для обмена Z80 с ОЗУ палитры. Если PL_0N=1 на адресные входы ОЗУ подается комбинация цвета с Ленинграда, а с выхода ОЗУ данные подаются на выходные регистры для формирования одного из 256 оттенков.
/WR_PMODE - сигнал записи в триггер режима, при этом в регистре адреса должно быть число 01000000
/BITMAP - битовый сигнал изображения на экранс инверсией, 0 соответствует цвету INK, 1 - PAPER
IB, IR, IG - биты яркости для формирования 15 стандартных цветов Спектрума без диодов. Если цвет выключен, то выключается и яркость для соответствующего цвета. При этом "яркий" черный цвет преобразуется в "нормальный"
RA0-RA5 - биты адреса с регистра адреса ОЗУ при обращении Z80 к ОЗУ палитры
RA6, RA7 - биты выбора: при 00 - остальные биты регистра соответствуют адресу в ОЗУ, при 01 - идет управление режимом работы палитры
PD0-PD7 - байт оттенка из палитры 256 цветов при записи/чтении ОЗУ палитры и при работе палитры
PB0 - формирование младшего бита синего цвета по аналогии с палитрой MSX+
BO, B1, B2 - три бита ЦАП синего цвета
RO, R1, R2 - три бита ЦАП красного цвета
GO, G1, G2 - три бита ЦАП зеленого цвета
/RSYNC - усиленный сигнал синхросмеси
RGB-ON - сигнал включения RGB на входе SCART телевизора
Описание работы палитры -- http://zx.pk.ru/showpost.php?p=438039&postcount=9
В фирменном последовательность чтения байтов из порта FF:
Черно-белый байт первого знакоместа (00)
Байт атрибутов первого знакоместа (40)
Черно-белый байт второго знакоместа (01)
Байт атрибутов второго знакоместа (41)
Байт FF
Байт FF
Байт FF
Байт FF
Черно-белый байт третьего знакоместа (02)
Байт атрибутов третьего знакоместа (42)
...
Наверно, в том компьютере читается сначала байт атрибутов (40), потом черно-белый байт (00).
а есть у кого-то эталонные скрины ULATEST3 на оригинальном Spectrum 48 и Spectrum 128? Приведенные в этой теме эталоны сняты на клонах и их автор говорит что они "похожи на оригинал". Хотелось бы не "похожую", а реальную картинку увидеть :)
Спасибо
Итак, есть для модели "ZX Spectrum+":
http://zx.pk.ru/attachment.php?attac...9&d=1318254760
а для оригинальной модели "ZX Spectrum 16K/48K" и для 128 моделей есть?
неужто ни у кого реальных спектрумов не осталось?
А вы не мгли бы скинуть печатку этой платы в лэйауте? Выпуск компьютера прекращён..
хочу себе платку сделать
Прочитал всю тему, но так и не понял сути и возможности прикрутить к ленинграду правильное торможение без вейта. Похоже схемы и варианты затёрлись. Может кто в теме, есть варианты или не возможно по неким причинам.
Вот что у меня сохранилось. Дорабатывал две разные платы вполне успешно (вариант 1).
А может кто помочь понять пункт "10. Возле триггера К555TM9 добавлены площадки под два диода и резистор 1кОм, чтобы запись в регистр BORDERа производилась при A0=0." что куда надо припаять ?
Добрый день! Поделитесь пожалуйста схемой (медленной памяти для Ленинграда 1,2). Спасибо.
Чуть выше на этой же странице есть моё сообщение двухлетней давности по такой же просьбе.
У кого-нибудь сохранилась схема подключения палитры ULAplus к LENINGRAD-2010 ?
radikal.ru мертв и выложенная тут схема пропала вместе с ним.