Здравствуйте!
Подкиньте схему сабжа, собираюсь использовать ру5 вторым этажом.
Заранее спасибо!
Вид для печати
Здравствуйте!
Подкиньте схему сабжа, собираюсь использовать ру5 вторым этажом.
Заранее спасибо!
ищи схемы от атас/символ
всем привет.
Имею форум бк-09 с т34вг1, решил дополнить память до 128 кБ, но прежде немного разобраться в принципе работы.
Ознакомился с ресурсом http://zxbyte.ru/t34vg1.htm , там указано что на эту МС подается 8 МГц, ладно, пусть будет так.
Далее решил разобраться с даташитом на МК4164 т.к. на к565ру5 есть лишь предельно сжатые сведения из справочника от А.В. Нефедова, в которых проще запутаться чем что то понять (ИМХО). Короче, сделал из даташита вырезку временной диаграммы на чтение (от себя сразу добавил числовые значения, что бы легче усваивалась) http://savepic.net/7716552.jpg
И вот здесь у меня возник первый вопрос, вообще разрушающий всю, сложившуюся у меня в голове, картину работы к565ру5 . на рисунке красным подчеркнуто время между запуском cas и ras. Максимум оно может быть 75 нс, получается что схема управления памятью должна тактироваться с частотой не менее 13.3 МГц и не более 50 МГц. Но как же тогда вообще работают спектрумы с кварцем на 7 МГц?
Возможно кто то снимал осциллограмму с к34вг1? Посоветуйте в каком направлении думать.
PS Перед этим ознакомился с веткой про тестер ДРАМ на пике, не спроста, я думаю, автор взял частоту работы 20 МГц, а не 8 или 7 МГц...
Сожалею, только претензии не ко мне, а к MOSTEK (правда уже почившей)http://s020.radikal.ru/i717/1602/da/9e2537209503.jpg
Постараюсь иначе сформулировать свой вопрос: как в т34вг1 формируется задержка между сигналами, которая меньше периода частоты кварцевого генератора Спектрума? Может быть кто знает?
может быть, вам поможет схема Балтика, по мотивам которого был создан этот чип.
не вникал в кривой балтик, а нормальные клоны формируют 'RAS на ТМ2 :
7МГц (Т0) на вход С
3.5МГц (Т1) на вход Д
Инвертированный Т1 это 'CAS
Прямой выход с ТМ2 это 'RAS
прямой выход (CAS получается или ~T1)? а не вход ли (T0) и есть ~RAS?
Если T0 (~ras) 7mhz меандр попадающий на clk D-trigger-a а T1 (~cas) инверсный выход этого же триггера идущий на вход D, то и выйдет что задержка между спадом T0 и T1 будет равна полупериоду T0 как раз что надо для задержки между ~ras и ~cas.
Народ, ну помогите же!
Подкиньте схему расширения до 128 дополнительными ру5, а то весь инет перерыл, и ничего не нашел. Схема Atas не подходит по причине замены ру5 на ру7.
Посмотрел схему тут: http://sblive.narod.ru/ZX-Spectrum/ATAS/ATAS256SCH.gif оно мне кажется или там на схеме "условно" показали варианты расширения и на ру5 и на ру7 и на 44256? Хотя в самой схеме они подключенны все одновременно но в этом же нет смысла никакого, да и на монтажке http://sblive.narod.ru/ZX-Spectrum/ATAS/ATAS256MONT.gif корпуса 44256 перекрывают первую линейку (d21-d28). Ну т.е. в случае с РУ5 устанавливают 2 линейки РУ5 (d21-d28 и d31-38), в случае с РУ7 - одну линейку (d21-d28) ну и в случае 44256 ставят 2 микрухи в специально разведенное место которое по расположению перекрывает линейку (d21-d28).
Так что схема расширения должна подойти, просто отогнуть ras (4 нога) и подать туда AМ8 сигнал из собранной схемы расширения.
Атас вообще специфичный комп - в нем как и в обычном компьютере память вроде, а 256 включается с ноги ВВ55. То есть он сам по себе свой собственный комп. Если не изменяет память то вроде говорили что там бейсик несколько изменен для поддержки такой кривой памяти.