Предлагаю вниманию поклонников ЮТ-88 вариант схемотехнической реализации последовательного порта.
Последовательный порт выполнен с использованием мс КР580ВВ51А. Основная предполагаемая скорость приема - передачи 9600 бод в асинхронном режиме. Предварительный делитель выполнен на счетчике К555ИЕ7 и половинке мс К555ТМ2. Использование частоты 16 Мгц для предварительного делителя объясняется желанием получить минимальную погрешность скорости приема - передачи 9600 бод. Согласно даташиту от Интел, отклонение в скорости от стандарта допускается не более 1%. Использование частоты 1,77(7) Мгц не позволяет добиться такой низкой погрешности. Счетчик К555ИЕ7 работает в режиме вычитания, с предварительной записью в него числа 13 (dec). Триггер К555ТМ2 делит полученную частоту на 2. Таким образом, общий коэффициент деления равен 26. Микросхема КР580ВВ51А используется в режиме внутреннего деления частоты приема - передачи равном 64. Вторая половина мс К555ТМ2 синхронизирует момент перезаписи счетчика с неактивным (для счетного входа) уровнем входной частоты. Я не стал приводить в схеме элементы преобразования уровней TTL к уровням стандарта RS-232C, ограничившись усилителем сигналов К155ЛП10. Пусть каждый делает из того что есть в наличии. Это может быть от древних К170АП и УП до MAX232. При чем, используя SMD компоненты, преобразователь уровней можно поместить даже в корпусе разъема RS-232. Микросхема КР580ВВ51А висит на портах IO с D0 по D3.
Нумерация элементов схемы и обозначения сигналов приведены в соответствие с принципиальной схемой, которая использовалась для изготовления первой версии печатки процессорного модуля.
Схема последовательного порта в архиве.