-
-
Последний раз редактировалось Arseny; 31.01.2019 в 10:38.
С любовью к вам, Yandex.Direct
Размещение рекламы на форуме способствует его дальнейшему развитию
Стык С2 по сигналам и их параметрам подогнать к СОМ портам РС (и pinout разъема).
Сеть?
Поддержку FAT на уровне контроллера дисков?
УКНЦ, ДВК-3, Ленинград-1 (48 кб)
-
Последний раз редактировалось Arseny; 31.01.2019 в 10:38. Причина: -
УКНЦ, ДВК-3, Ленинград-1 (48 кб)
-
Последний раз редактировалось Arseny; 31.01.2019 в 10:38. Причина: -
Насчет базовой ЭБ :
- если делать на СОЗУ и ПЛИС - это скорее "резиновая женщина" выйдет. Да, очень похожа на натуральную - но резиновая.
- если делать на ЭКФ1531 и СОЗУ - это полная 8СПП с 2-мя сторонами монтажа ИС и СБИС СОЗУ/ППЗУ, с СМД компонентами .
И процем Н1806ВМ2-6 мгц ( быстрее лучше их не разгонять, иначе будет гемор с подбором экз. для серии ). Отмечу, что контент ПЗУ вполне можно оставить оригинальный. БМК 1515 серии, скорее всего, можно применять лишь частично, т.к. они не рассчитаны на скорости типа 0 тактов задержки.
Можно встроить рескалер SDTV--->VGA как платочку-аддон, можно даже на ЭКФ1531 серии + СОЗУ.
Блог : http://collectingrd.kxk.ru/ . В ЛС прошу не писать, все сообщения [email protected]
-
Последний раз редактировалось Arseny; 31.01.2019 в 10:38. Причина: -
Это "бдыщь" - т.е. новый видеоконтроллер. Если у Корвета, того же, еще можно "костылей" приделать. То тут, с одной стороны, проще, с другой...
- - - Добавлено - - -
А под ПЛИС то, что понимаем? "Резиновую женщину" или РТшки, Галки-Палки? Бо она на то и резиновая.
- - - Добавлено - - -
Ну может быть, но проще на IDC разъеме оставить RS232TTL куда либо то, либо другое цеплять по необходимости. Бо, что того, что другого как овна за баней.
electronox necromancer
-
Последний раз редактировалось Arseny; 31.01.2019 в 10:38. Причина: -
Я не знаток инопланетной техники, но позвольте выскажу свою мысль.
Во первых хочу поблагодарить что у кого то возникла мысль все же модернизировать сей компьютер, а то нарисовал понимаешь схему и плату в P-CAD, и что то не видно интереса к ней.
На мой взгляд, лучше начать с промежуточного варианта. Тоесть оставить форм-фактор платы как есть, но действительно сократить число микросхем ОЗУ, ПЗУ. Возможно стоит также все ХМ-ки или их часть запихать для начала в CPLD - так сказать отработать саму архитектуру. А на освободившееся место уже ставить дополнительные плюшки. Да и не дрожать по поводу любви ХМок к статитке.
А уже на втором этапе, делать либо все кроме процов в FPGA, по типу как сделано было в ZX Evo, поменять форм фактор и так далее.
Но однозначно многослойка это не айс - это прямая дорога к закрытому черному ящику - хрен починишь.
Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)