Важная информация

User Tag List

Показано с 1 по 5 из 5

Тема: Мысли о стабильности Пентагона, CLK и КМОП z80 при EI

Древовидный режим

Предыдущее сообщение Предыдущее сообщение   Следующее сообщение Следующее сообщение
  1. #1
    Activist Аватар для blackinwoman
    Регистрация
    22.07.2014
    Адрес
    г. Санкт-Петербург
    Сообщений
    460
    Спасибо Благодарностей отдано 
    32
    Спасибо Благодарностей получено 
    54
    Поблагодарили
    39 сообщений
    Mentioned
    4 Post(s)
    Tagged
    0 Thread(s)

    По умолчанию Мысли о стабильности Пентагона, CLK и КМОП z80 при EI

    Вообщем мозайка собралась в рисунок, дано :

    1. Плата GRM1 (почти Пентагон)
    2. Проц ZILOG старый на 4 МГц, не перемакрикованный КМОП Китай !
    3. Test 4.30 в ПЗУ отсюда, http://zx-pk.ru/threads/24740-test-4...114#post782114

    результат, если перейти на третий экран теста System configuration, где считаются циклы длительности сигнала INT и такты в прерывании, то через некоторое время все зависнет, тоже самое будет во всяких демках, проц при этом теплый.

    Дано :
    1. Плата GRM1 (почти Пентагон)
    2. Проц Toshiba на 8 МГц или перемакрикованный КМОП Китай Zilog на 10 МГц !
    3. Test 4.30 в ПЗУ отсюда, http://zx-pk.ru/threads/24740-test-4...114#post782114

    результат, если перейти на третий экран теста System configuration, где считаются циклы длительности сигнала INT и такты в прерывании, то все работает стабильно, проц при этом холодный, более того считается сигнал INT на 10-15 циклов менее, чем на старом Zilog Z80 на 4 МГц.


    Почему так происходит, я как то прочитал вырезку из журнала про наладку Ленинграда, так там рекомендовалось для ZILOG процов при не стабильной работе поднимать напряжение платы чуть ли не до 5.5 вольт ! дабы увеличить амплитуду CLK к размаху ближе к 5ти вольтам. Если программа активно использует прерывания, то амплитуда становится весьма критичной.

    У меня ATX БП выдает оклоло 4.8 вольт, поэтому амплитуда CLK на Z80 была где то 3.6 вольт, что для старого Zilog оказалось не достаточно и программы крашились при разрешенных прерываниях ...

    Этоже написано в мануале к Zilog.

    В журнале предлагалось собирать цепь формирования сигнала CLK как в компьютере BALTIK ... Либо увеличивать напряжения на плате.

    но на сегодняшний день проще поставить CMOS проц

    ps. забавный факт из истории, когда Bil Herd - создатель Commodore 128, подключал Z80 в качестве второго проца он тоже столкнулся с проблемой не стабильной работы из за амплитуды CLK, так он выкрутился тем, что начал формировать CLK используя +12 вольт ...
    Последний раз редактировалось blackinwoman; 08.04.2018 в 00:05.

  2. #1
    С любовью к вам, Yandex.Direct
    Размещение рекламы на форуме способствует его дальнейшему развитию

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. wait по CLK?
    от Black_Cat в разделе Несортированное железо
    Ответов: 10
    Последнее: 17.04.2021, 13:36
  2. Ответов: 4
    Последнее: 20.11.2017, 16:03
  3. Что используете в качестве CORE при впихивании Z80 в FPGA
    от Vladimir Kladov в разделе Несортированное железо
    Ответов: 5
    Последнее: 16.01.2007, 01:52
  4. Логический анализатор на LPT (нужно с CLK & RESET)
    от fan в разделе Оборудование
    Ответов: 6
    Последнее: 22.04.2006, 23:19
  5. мысли по написанию модуля эмуляции z80 на С
    от boo_boo в разделе Эмуляторы
    Ответов: 9
    Последнее: 24.01.2006, 19:28

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •