Впервые нашел хоть какую-то конкретику про сабж. Если верить тому, что там написано, получается И - аналог В, К - аналог Г (и гипотетическая Л - аналог Д). Самое интересное - откуда информация.
Upd: оригинальная страница
Вид для печати
Впервые нашел хоть какую-то конкретику про сабж. Если верить тому, что там написано, получается И - аналог В, К - аналог Г (и гипотетическая Л - аналог Д). Самое интересное - откуда информация.
Upd: оригинальная страница
Вот какие есть. Кр565ру13в Ангстрем для кооператива. Режим nibble dram. Новые из заводских коробок. Опытное производство.
https://drive.google.com/file/d/1Vdo...L30pixrUL/view
https://drive.google.com/file/d/1VRw...cVNh2YfSc/view
https://drive.google.com/file/d/1ViY...pj6pnsHrc/view
nibble mode это "тупо" последовательный доступ к 4 битам по одному биту за раз(по единственному "вывод/проводу" у микрухи ). он и так был в ру7 (насколья я помню, или это страничный доступ был ?)
пс: что то я сегодня плох - и торможу...
бес меня попутал по термину "nibble mode" попутал с 256к*4 организацией.
https://datasheetspdf.com/pdf-file/1.../M5M4257P-20/1
Nibble-Mode Operation The M5M4257P is designed to allow high speed serial read, write or read·modify·write access of 4 bits of data. The first of 4 nibble bits is accessed by the normal mode with read data coming out at ta(CAS) time. Next 2, 3 or 4 nibble bits is read or writen by bringing CAS high then low (toggle) while RAS remains low. Thus the time required to strobe in not only the row address but also the column address is eliminated, thereby faster access and shorter cycle time than that of Page·Mode is achieved. Address on pin 1 (row address A8 and column address A8) is used to select 1 of the 4 nibble bits for initial access. Toggling CAS causes row A8 and column A8 to be in· cremented by the internal shift register with A8 row being the least significant address and allows to access to the next nibble bit. If more than 4 bits are accessed during this mode the same address bit will be accessed cyclically. In Nibble· Mode, any combination of read, write and read·modify· write operation is possible (e.g. first bit read, second bit write, third bit read·modify·write, etc.)
Несколько параллельных вариантов маркировки скорости для динамических озу как раз в советской традиции - буквы (А, Б, В, Г и т.д.) и точки. Плюс в поздних еще прорезается и третий вариант, аналогичный западному.
- - - Добавлено - - -
Хотя да, две параллельных буквенных маркировки выглядят излишне экзотично, возможно там все же подразумевается какая-то разница.
Для меня "параллельные маркировки" - имеющие место в одно время для разных экземпляров. Точки и буквы можно увидеть на однотипных микросхемах в течении многих годов выпуска. И когда соответствия точек и букв описывались в этикетках или книгах, там не писали, что эта маркировка устаревшая, а эта - новая.
никаких А в совке не было. Б обычно ремарк для лохов.
вы там историю Зеленограда почитайте. когда совкам какие-то технологии передали а потом запретили...
Так с тех пор в полной жопе