Влад единственная оговорочка - светик немного спрятан за корпусом коннектора - не очень его видно :( его сместить по другую сторону питающего джека зя или низя? ну это на тему уже плат заводских больше.
Влад единственная оговорочка - светик немного спрятан за корпусом коннектора - не очень его видно :( его сместить по другую сторону питающего джека зя или низя? ну это на тему уже плат заводских больше.
Я как понял следующая надпись, это возможные аналоги ОЗУ?
CY7C1049DV33 512K x 8
CY7C1059DV33 1024K x 8
IS61WV5128BLS 512K x 8
IS64WV5128BLS 512K x 8
IS61LV10248 1024K x 8
K6R4008V1C 512K x 8
K6R4008V1D 512K x 8
Вариант с SRAM удобнее для "простых смертных". Если будут изготовляться платы, прошу включить меня в число тестеров/проггеров :)
Респект!!! Красивая и очень компактная плата!!! :v2_thumb:
Интересно, а как сделаны переходные отверстия, особенно под циклоном?
А мне интересно как сделано USB в циклоне, вроде те корки которые есть хотят что бы к ним снаружи цепляли USB трансивер, а по плате смотрю через резюки заведены в плис. Могли бы дать ссылку по реализации USB трансивера в плис? Тема весьма интересна
Когда примерно можно ждать платы ,и есть ещё разница кроме памяти в версиях?
П.С.Вите привет!
Если это http://opencores.org/project,usb_phy
Это как раз не то USB корка по крайней мере 1.1 реализует UTMI интерфейс, и юзает этот проект для того что бы конвертить его в USB PHY набор сигналов, а из этого набора уже при помощи например PDIUSBP11A уже реализуется физический уровень.
Я думал мож как то можно извернуться и в FPGA реализовать функционал как раз PDIUSBP11A. Я пробовал извращаться делать примерно подобный модуль в плисине но что то у меня нифига не получилось.