Вот, в чутка лучшем качестве :)
Немного оптимизировал сигналы, начал формировать тактовые сигналы (пока только 2.5/5МГц).
Вид для печати
Вот, в чутка лучшем качестве :)
Немного оптимизировал сигналы, начал формировать тактовые сигналы (пока только 2.5/5МГц).
Нехорошая схема. Учитесь мыслить синхронно. Будут много глитчей в цепи сброса.
Я вот тоже для своего Спеца в CPLD сначала по старинке, ИЕ5 да логика. А потом, когда проект приблизился к ёмкости CPLD и его работоспособность стала зависеть от фазы луны, переписал все наИЕ7ИЕ10 с синхронными установками (не сброс!) + синхронизация некоторых сигналов на выходе. И все заверте...
zst, пардон, я имел в виду ИЕ10, не ИЕ7. Если не использовать его ассинхронный сброс а только загрузку, то все отлично работает.
Переделал логику "по горизонтали" на синхронную. Асинхронными осталось только формирование синхроимпульса. "Вертикаль" пока не переделывал - сперва думаю оптимизировать горизонталь (особенно цепь задержки выключения гасящего сигнала, подумаю по адресации видео-ОЗУ).
Знакомые картинки :)
Я тоже макетировал синхроген под SVGA, и тоже использовал счётчики ИЕ18.
Игреки слиплись. Осторожнее с передвижением блоков.