Вот нашёл!!!
http://alevlab.narod.ru/debug80.html
2 heroy
Не поможешь логику в CPLD (FPGA) запихать? Если конечно не трудно.
Вид для печати
Вот нашёл!!!
http://alevlab.narod.ru/debug80.html
2 heroy
Не поможешь логику в CPLD (FPGA) запихать? Если конечно не трудно.
Да я для спектрумистов - хоть лампочку с предзонника!Цитата:
Сообщение от DVS
Рекомендую EP1C3 в 100 лакорпусе, если конечно все полезет, кстати можно просто засунуть в FPGA TV80 и при поможи отладчика чер JTAG юзать но удобсто на пару порядков ниже
А софт с поддержкой этого дела какой юзать?Цитата:
Сообщение от heroy
У этой http://alevlab.narod.ru/debug80.html разработки есть софт, причём по описанию довольно продвинутый, хотя и под DOS.
Я что-то схему не могу из OrCADa выдернуть?
Плиз, у кого открывается, сконвертируйте в Eagle или картинку.
Языки HDL почти не знаю. Для ознакомления установил Xilinx ISE 7.1 ( там вроде как можно в графике всё нарисовать, а потом в HDL конвертнуть ) Xilinx не используешь?Цитата:
Сообщение от heroy
Реально приходилось сталкиваться с Altera, хотя принципы работы с Xilinx теже.Цитата:
Сообщение от DVS
Схему открыл, сформирую "кусок" логики для CPLD.
В CPLD не влезет корка Z80Цитата:
Сообщение от DVS
Кстати есть еще один вариант но там тоже поработать надо, береш какой нить ARM контролер, березш исходник эмулятора Z80 (Есть бесплатные заточенные для ARM) немного дописуеш что бы он регистры по com-порту отсылал и немного умных команд принимал (типа установить точку останова по адресу, по порту ввода вывода, etc) дешевле и проще но надо будет что нить написать для клиента (pc). Получиться хороший метод для починки и отладки плат Speccy
Мощ еще прийдется придумать что то с шинными циклами, и еще кин сконверченную схемку на heroy(гав)mail.ru
Ядро в CPLD не надо!!! Только обвязку.
Вот в PDF распринтил.
Если никаких существенных препятствий нет, то на неделе обзаведусь Xilinx CoolRunner EV-BOARD + XILINX ISE, и можно что-то пробовать...
чтобы оно заработало надо еще "расширитель порта", его стоит тоже в матрицу засунуть