Как это новое? У нас уже были отреверсены к-МОП-овские чипы же.
Вид для печати
Это хорошо, а я три дня убил чтобы понять как селектор регистров в 1801ВМ1 работает. Потому что там два последовательных транзистора разного типа включены, и для каждого из регистров в паре по-разному, и на фотографии этого абсолютно не видно. Кодировка двух битов как сделано в ячейке микрокода 8087 тоже может радости доставить. Это сейчас все легко, понятно и весело, а в процессе реверса - оно как-то не очень.
Может, уважаемый Вслав что-нибуть предложит для самодела 130 нм. ?
https://habr.com/ru/news/t/509748/
Могут только 10 мм кв., на мощностях Кипреса.
Интересно, какое СОЗУ туда можно впихнуть ?
( 6-транзисторная схема ).
- - - Добавлено - - -
Может, ОЭВМ на ВМ2 ?
- нечего предлагать, нет законченной SoC
- времени переквалифицироваться в тополога ИМС нет
- есть вопросы лицензирования системы команд PDP-11
- не думаю что гуглю интересны ретропроцессоры в кремнии
Но следить за проектом буду, какой инструмент предложат, PDK, etc
Так по 130 нм они будут не такие уж и ретро. 50 мгц мин. ? А если пересчитать такты Туалатина П-3 в такты ВМ2 - то и 100 мгц не предел...
Зато софта под ВМ2 - изрядно будет.
Помогу в разработке, на уровне блок-схем ( не транзисторов ).
Примерная конфа :
1. ВМ2 с выходом традиционной МПИ, входя тактовой частоты - как на 1801ВМ2А. Множитель вычислительного ядра - 1х, 2х, 4х, 8х, 16х....
2. Отключаемое СОЗУ 8 Кбайт, с назначаемым адресом
3. Отключаемый аналог ВВ55 , с назначаемым адресом
4. Отключаемый 1801ВП1-065, с отдельным входом и множителем тактовой, могущий 1200...115200 Бод ( ил даже 1 Мбит ).
Для переферийных блоков - отдельный выход RPLY.
Корпусировка - "кристалл на плате", залитый компаундом, на ENIG 4СПП, шаг выводов - 1 мм, к-во - 80 или 108.
Проволочки к плате-носителю будут сами потребители подпаивать, или др. варианты монтажа.