Вообще странно, вторая версия уже ... всё должно быть причёсанным... а то ведь буквально чуть-ли не каждый шаг под бубен... почему нельзя всё чётко и понятно расписать ?!
Вид для печати
Вообще странно, вторая версия уже ... всё должно быть причёсанным... а то ведь буквально чуть-ли не каждый шаг под бубен... почему нельзя всё чётко и понятно расписать ?!
Все, что придумано как МХ, SYR ALEX воспроизвел в Сябре. Теперь нужно дорабатывать
Прицепил SD карту. Запустил SDOS на всех трех процессорах с МХ2. Работает
Здесь имеется ввиду что теперь на Сябре запускается SDOS. У нее SD подключается к ВВ55 прямо к портам. А, штатно там на борту заложен SD контроллер Алексея Морозова.
Я изначально подключил обе. Но так как от Морозова в MX режимах она не работает, по этому я ее убрал и контроллер тоже. Теперь под чутким руководством PVV и std режим и MX работает с одной SD картой. Но при этом только командная строка, красивенького командера теперь нет. В целом это не беда, я думаю прикрутим его попозже.
https://pic.maxiol.com/thumbs2/16353...6928.00001.jpg
Вот так у меня было с двумя картами. Теперь одна которая маленькая и ее вполне хватает. К стати под MX2 тоже запускаются .rks правда не все, но более менее. И да на 580ВМ80 я забил. У меня он так и не заработал. Мне ВМ85 вполне хватает, я именно эту идею и вынашивал! +5В фореба!
Что то странное с моим Сябром: при включении в стандартном режиме перестал определять проц 8085, стоит прочерк. При установке Z80 или 8080 пишет Z80. Дальше выдает строку запуска SD starter и вылетает в монитор. При запуске MX2, SDDOS запускается только через RAMFOS, командой GD000 не запускается.
Обратите внимание на пины 49 и 50 рпзъёма CPU и далее по цепочке до DD22 .Уровень на 50 рине разъёма CPU также определяет режим работы арбитра ОЗУ (DD15.2) 1=Z80 или 0=ВМ80(ВМ85). Неправильная работа арбитра может вызывать как "мусор" на экране так привести к сбоям в работе ОЗУ .
Я вчера пробежал по цепочке сигнала CPUD1 -> D27.4 -> D28.4 -> D15.2
Вытащил микросхемы и прогнал в тестере логики. Тестер показал, что все исправны.
Еще не нашел куда уходит сигнал CPUD0. Он как то задействован в схеме?
- - - Добавлено - - -
Точнее: какую функцию он выполняет? (CPUD0)
- - - Добавлено - - -
Нашел табличку с сигналами CPUD. Я так понимаю, к меня CPUD1 находится все время в единице, поэтому Z80 и 8080 распознает все время как Z80, а 8085 вообще не узнает.
Я правильно рассуждаю?
- - - Добавлено - - -
https://i.ibb.co/W5FcjrM/CPUD.jpg
https://i.ibb.co/2ycKYqd/CPUID0-CPUID1.jpg
Вот фрагмент схемы . PIO PA6,PA7 это выводы 37,38 DD22 (ВВ55) .