PASSED !
Вид для печати
PASSED !
Всё до SLL/SRL проходит (RLA/RRA исправил):
Готовлю. А эмулирую так:
Начало трейсинга для SLL:
Вижу ! Читаю флаги раньше последнего действия - установки младшего бита в 1. Исправляюсь ...
PASSED !!!
Дальше регистры R и I. Но с R дело сложное: я его обрабатываю в цикле M1 и во время трейсинга комментирую его инкремент и вместо него ставлю команду обращения к подпрограмме обработки трейсигна. BIT n,(HL) - пока не до конца прописан MEMPTR. На BIT n, (IX+D) Z80TESTS виснет. Может там копнуть?