а не было ли экспериментов по "приготовлению" 16МГц традиционным, на ЛН1, способом (и последующим скармливанием их V1, V2 в удобоваримом тсзть виде)?
Вид для печати
Если просмотреть на схему то там клок 16МГц с двумя фазами 0 и 90 градусов. Плюс там еще 13нога V2 которая просто выступает как задержка на сколько то наносекунд. Был проведён опыт сдвига фазы от 90 градусов, который показывает что +-5градусов и или изображение начинает сыпаться или перестаёт запускаться.
я, когда в первый раз это сделал (начав ессно с кварца), ужаснулся если честно)
ну 13 по идее просто должна идти ноздря-в-ноздрю с 19 с точностью до полярности (13=2, 19=!2)
т.е. v1 v2 д.б. из одной бочки, не иначе
- - - Добавлено - - -
ок, а "приготовить" 32 и сделать из них 2 по 16 нужных фаз? они хотя бы форму приличную иметь будут)
все ссылки тут: https://zx-pk.ru/threads/29407-proek...-pk-11-16.html
(pk-fpga что-то прилег видимо)
- - - Добавлено - - -
кроме вот этих двух (назовем комплементарными выходами генератора) я вижу использование "второй/кривой" фазы только в формирователе /CAS (V2.18). На V1 заведена, но в логике не задействована (может что и проглядел).
"И я за какой-то паршивий... 14 лет" за ХЛ/ХП по барахолкам бегать, а потом на раскопки за программатором?))
Попробуй 35нс, я не пробовал, но по-моему кто-то пытался...
Интересно что по советские 1556ХЛ(ХП) нигде нет информации по их задержкам..
- - - Добавлено - - -
/CAS достаточно, из него формируются /RASы, а самое главное им тактируется ВУ1, то есть на него завязана работа DRAM и видео части...
Где было наоборот ???
CAS формируется в V2 из 19выхода V2
RAS0 формируется в V1 из 19выхода V2 который приходит на 4вход V1
RAS1,RAS2, VRF_WR формируется в V6 используя CAS
От 13выхода V2 тактируется триггеры в VB выходы VA0-3
- - - Добавлено - - -
Ну предположим что там 35нс, тогда получатся что простое прохождение сигнала через ХЛ то это сдвиг сигнала на даже немного больше чем полпериода при 16Мгц(62,5нс)