Tronix, а по каким схемам моддил ?
Вид для печати
Tronix, а по каким схемам моддил ?
Память расширял по этой схеме: http://sblive.narod.ru/ZX-Spectrum/D...oryUpgrade.htm
YM подключал по этой схеме: http://sblive.narod.ru/ZX-Spectrum/A...PTERforLUT.htm
Все это упрятано в мелкую ПЛИС, выглядит схематически так:
Скрытый текст
Хелп то прочитал, теперь понятно почему шину данных к +5 подтягивают. Ну и изврат же конечно, какие-то костыли напоминает. Но хотелось бы этот тест прогнать на своей машине, посмотреть воочию так сказать.
---------- Post added at 09:27 ---------- Previous post was at 09:12 ----------
Нашел TAP версию теста: http://zx-pk.ru/showthread.php?t=16957 , сегодня буду пробовать.
Вроде "дефектных бит" у меня нет. Но длительность INT "велика".
Почему изврат? Техническая необходимость. Режим IM2 использует чтение с шины и подразумевает наличие на ней #FF. Все внешние девайсы находятся в Z-состоянии и входных токов микросхем на шине данных не хватает для создания устойчивой лог.1 ещё и из-за протяжённости и суммарной ёмкости ШД (подключено куча нагрузок). Вот и подтягивают.
Но тест то этот показывает что все ОК. Гонял минут 15, ни одного не появилось. Все равно подтягивать?
Подтянул через 10к на +5V. Тест Ковалевского - ОК, TEST 4.30 - "Шина данных нестабильна". Идеи?
---------- Post added at 15:52 ---------- Previous post was at 15:46 ----------
Вытаскиваю YM - TEST4.30 - "Шина данных стабильная"
Tronix, какие сигналы подтянул? CD0...CD7 или D0...D7? И к каким сигналам подключена шина данных AY-ка? Ну и как вариант - поставить рекомендованные перемычки вместо АП6.
Подтянул D0...D7.... Щаз перемычки запаяю и будет одно и то же, что CD0..CD7, что D0..D7, посмотрим...
Плюс, попробовал ради интереса регулировать длительность INT, для этого впаял вместо R1 переменное на 100ком. Регулируется. Но на тесты никак не влияет, всмысле на надпись "Шина данных нестабильна".
http://habrastorage.org/files/275/ad...98148f7285.png