Если бы я затевал проект века сейчас, то это был бы читабельный эквивалент проца Vslav-а. Привести его ближе к тому, как его написал бы человек. Постараться выделить модули. Дать им имена по возможности совпадающие с документацией. Раскидать по ним все семиэтажные выражения. Это очень непросто по-моему, но полезно. Смысл такого великого труда в том, что не только сверхлюди смогут вносить в него дополнения и изменения.
T80 с моими фиксами для режима 8080 -- это если надо get shit done прямо сейчас, потому что проверено, что работает. Но по-моему он слегка уродец, лично мне радости не приносит. Может быть это просто потому что я вижу VHDL как дореформенный Вѣрилогъ с твердыми знаками и ятями (хотя говорят, что все наоборот, это VHDL молодой и пышущий здоровьем).





Ответить с цитированием