Цитата Сообщение от Mixa64 Посмотреть сообщение
Результаты задержки RPLY шагами по 2 такта (0 и 1 не различаются, как и остальные следующие нечетные)
Точно, ведь процессор 1801ВМ2 делит тактовую частоту на 2, поэтому синхронная проверка RPLY возможна не ранее, чем через один такт.

Но что если подать копию RPLY на AR ( приёмник асинхронного RPLY - ножка 23 ) - не появится ли разница в быстродействии при нулевой задержке и задержке в 1 такт..