Цитата Сообщение от kovdry Посмотреть сообщение
Посмотрел как это реализовано в аналогичном клоне с ОЗУ UM61512
http://i049.radikal.ru/1206/eb/746a1d6386f7.gif
Так эту схему рисовал я.

---------- Post added at 12:29 ---------- Previous post was at 12:25 ----------

Цитата Сообщение от kovdry Посмотреть сообщение
Хотя не изящно как то получилось, но не ставить же для этого лишнюю ЛЛ-ку?
А по моему наоборот, пока на 6 ноге ТМ2 стоит 1, на выходе ЛП5 инверсное значение А15. Когда на 6 ноге ТМ2 установится 0 выход ЛП5 будет повторять А15.Что и требуется.

---------- Post added at 12:45 ---------- Previous post was at 12:29 ----------

Цитата Сообщение от kovdry Посмотреть сообщение
Если начальный триггер сброшен, то адреса ОЗУ отображаются не на нижних, а на верхних 32 кб адресного пространства.
1 на CS ОЗУ переводит выходы ОЗУ в высокоимпедансное состояние.Проще говоря - отключает.