Ссылка на видео эта. Приведённая выше не работает.
Хочу спросить у автора. В какой среде пишутся загружаемые конфигурации?
Ссылка на видео эта. Приведённая выше не работает.
Хочу спросить у автора. В какой среде пишутся загружаемые конфигурации?
Я творю в Xilinx ISE 14.6 (http://www.xilinx.com/support/downlo..._4---14_6.html)
Только что попробовал с компа на работе, ссылка, которую я давал, рабочая...
Это бинарники "bitstream" для FPGA. Их можно использовать лишь в случае, если повторить железку один-в-один. Иначе от них толку нет. Нужны исходники!
Кстати, схему я где-то видел. Тоесть повторить железку вроже как реально, только толку?
всё правильно, каждому со своей колокольни виднее. это судьба всех железячных самоделов, собрать, спаять, да и вообще из модулей разработать, могут многие. а вот софт под это дело, уже писать совершенно некому. так как в отличае от весёлых ковыряний с железками, это весьма нудно. про нахаляву, вообще непонятно. любой подобный проект на постсовецком пространстве, с комерческой стороны гарантированно провален. только если поштучно барыжить устраивает.
---------- Post added at 20:33 ---------- Previous post was at 20:32 ----------
по моему за полные исходники буржуи запросят намного больше этой суммы.
Кому нужны платы этого замечательного устройства для самостоятельно сборки, прошу сюда :
http://zx.pk.ru/market/viewtopic.php...665cfda0cf12fb
![]()
Если есть вопросы - пишите на tetroid собака inbox точка ru
offtop...
Искал кой чего сегодня по процессорной корке ZPU, и набрёл на сырки амиги для хамелеона. В принципе это обычный minimig, только адаптированный под железо хамелеона.
Сайт автора: http://retroramblings.net/?page_id=276
Исходники: https://github.com/robinsonb5/minimig_tc64
Исходники альтернативной прошивки: https://github.com/cnvogelg/minimig_tc64
С любовью к вам, Yandex.Direct
Размещение рекламы на форуме способствует его дальнейшему развитию
Пока ждем прошивку, перерисовал схему Aeon Lite в виде, удобном для медитации
Схему особо не проверял, поэтому наверняка найдутся ошибки/очепятки/неточности. Причешем по ходу дела - пишите что не так.
Спасибо! Выглядит хорошо и беглый взгляд ошибок не выявил.
Я вот-вот начну выкладывать исходники на GitHub. VCS для меня тема совсем новая, но я вроде потихоньку осваиваюсь.
Вопрос тебе на "засыпку", по теме разводки п/платы для ПЛИС - ты смотрел осциллографом на шинах питания и земли иголки (глитчи) присутствуют ?. Я имею ввиду в рабочем режиме, когда в плис уже загружена конфигурация. Если иголки есть, то какого уровня ?. Хочу твою разводку (все питания ПЛИС) применить у себя в будущем проекте.
Просто ранее имел негативный опыт с одной дев-платой от LDM-Systems (купился на дешевизну) на Спартане (XC3S250E-PQ208) - при загрузке в нее простенького vga-контроллера (640x480 разрешение) изображение (вертикальные линии) передергивалось "тянучками" и невозможно было смотреть. Оказалось, что на всех шинах (данных, питания, земли) везде присутствуют не хилые "иголки". Блокировка дополнительными smd-конденсаторами (1мкф, керамика) шин питания плис-а ни к чему не привела, видать неудачная разводка п/платы. Не было иголок только при мигании светодиодом. Боже сохрани кого-нить покупать дев-борды от этой фирмы! Тот же проект, загруженный в Altera DE1 работал "на ура".
На днях, когда будет время, сниму осциллограммы с ног питания FPGA и памяти.
Самому интересно
Но изображение на выходе VGA идеальное и нет никаких помех.
Последний раз редактировалось ILoveSpeccy; 27.07.2014 в 16:17.
Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)