User Tag List

Показано с 1 по 10 из 472

Тема: Потактовый клон i8080 на FPGA/CPLD

Древовидный режим

Предыдущее сообщение Предыдущее сообщение   Следующее сообщение Следующее сообщение
  1. #11
    HardWareMan
    Гость

    По умолчанию

    Цитата Сообщение от Vslav Посмотреть сообщение
    Забавно получается - триггеры постоянно тактируются F2 (если ничего не напутано). Если остановится F2 в низком уровне - регистр инструкции все "забудет".
    Не зря я, значит, интуитивно "притормаживаю" ВМ80 в МХ2 на Ф1=0 и Ф2=1 на 1 такт, чтобы получить из 2,5МГц производительности 2МГц производительность (с джиттером на 1 такт частоты 2,5МГц).
    Цитата Сообщение от Bolt Посмотреть сообщение
    Тогда ищите precharge - шина в какой-то момент "заряжается", подключаясь напрямую к +5, может даже одновибратором, а потом нужные разряды разряжаются нижними транзисторами. Получается быстрее, чем тянуть её вверх подтяжками.
    А вот про пречердж как раз промелькивало в одной из русских внутренних блок-диаграмм. Вот, у соседей промелькнуло как-то (СЗМ - Схема Заряда Магистрали), кликабельно:


    Код:
    СФС  - Схема формирования сброса
    ВМД  - Внутренняя магистраль данных
    СЗМД - Схема заряда магистрали данных
    
    [БА - Буфер адреса]
    БА   - Буфер адреса
    СУпр - Схема управления буфером адреса
    
    [БД - Буфер данных]
    БД   - Буфер данных
    СУБД - Схема управления буфером данных
    
    [БРг - Блок регистров]
    СК   - Счетчик команд
    УС   - Указатель стека
    RA   - Регистр адреса
    I/D  - Схема инкремента и декремента
    М1,2 - 8ми разрядный мультиплексор
    М3   - 16ти разрядный мультиплексор
    
    [АЛУ - Арифметико-логическое устройство]
    Rn  - 8ми разрядный регистр
    КП  - Кодопреобразователь
    СМ  - Комбинационный сумматор
    А   - Аккумулятор
    F   - Регистр условий
    СДК - Схема десятичной коррекции
    
    [СУ - Схема управления]
    РК   - Регистр команд
    ПЛМn - Программируемая матрица декодера
    СВР  - Схема выборки регистра
    САП  - Схема анализа переходов
    СВС  - схема выдачи состояния
    СУМЦ - Схема управления машинными циклами
    СУМТ - Схема управления машинными тактами
    СУПР - Схема управления регистрами
    
    [CC - Схема cинхронизации]
    СФМТ - Схема формирования машинных тактов
    СФМЦ - Схема формирования машинных циклов
    СФС  - Схема формирования сигнала Sync
    
    [СУОИ - Схема управления обменом информации]
    САПР - Схема анализа прерываний
    САЗШ - Схема анализа захвата шины
    САГ  - Схема анализа готовности
    PS А вот и сам док, кому интересно. Страницы с 37 до 66. Попутно, там даны интересные блок-схемы других микросхем комплекта. Есть на что взглянуть.
    Последний раз редактировалось HardWareMan; 29.05.2014 в 17:34.

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. Комманды ассемблера/коды i8080/КР580ВМ80А
    от sergey2b в разделе Разное
    Ответов: 4
    Последнее: 29.11.2015, 14:01
  2. МикроСтеплер. Компилятор ЯП СТЕПЛЕР для i8080
    от Kakos_nonos в разделе Программирование
    Ответов: 8
    Последнее: 31.05.2013, 16:34
  3. Эмулятор i8080
    от Higgins в разделе Разное
    Ответов: 2
    Последнее: 20.05.2011, 11:43
  4. Использование FPGA и CPLD (ПЛИС и ПЛМ)
    от Mick в разделе Для начинающих
    Ответов: 69
    Последнее: 03.05.2006, 11:47

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •