User Tag List

Показано с 1 по 10 из 79

Тема: Altera DE1. Разработка и пробелмы связанные с ней.

Древовидный режим

Предыдущее сообщение Предыдущее сообщение   Следующее сообщение Следующее сообщение
  1. #16

    Регистрация
    07.08.2008
    Адрес
    г. Уфа
    Сообщений
    8,391
    Спасибо Благодарностей отдано 
    763
    Спасибо Благодарностей получено 
    2,367
    Поблагодарили
    1,317 сообщений
    Mentioned
    38 Post(s)
    Tagged
    0 Thread(s)

    По умолчанию

    Может не совсем в тему, но вопрос по терасиковским платам
    На некоторых из них отдельные пины GPIO дополнительно обозначены Clock_in и Clock_out. Например в DE1-SoC к GPIO_0_D0, GPIO_0_D2 и GPIO_0_D0 на схеме есть приписка Clock_in. В схеме Cyclone V GX Starter Kit у GPIO_D0, GPIO_D2 приписка Clock_in, у GPIO_D16, GPIO_D18 дописано Clock_out. Это означает какие-то ограничения или дополнительные возможности этих пинов? В упомянутых платах эти выводы двунаправленные. Вот в de0-nano GPIO_0_IN0, GPIO_0_IN1, GPIO_1_IN0, GPIO_1_IN1 и некоторые пины GPIO_2 только на ввод, но приписки Clock_in там нет

  2. #16
    С любовью к вам, Yandex.Direct
    Размещение рекламы на форуме способствует его дальнейшему развитию

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. ZX +3e для Altera DE2-115
    от anton95 в разделе Клоны на ПЛИС, МК и БМК
    Ответов: 19
    Последнее: 29.02.2020, 14:53
  2. Разработка под эмулятором
    от Hacker VBI в разделе Программирование
    Ответов: 33
    Последнее: 14.03.2013, 15:11
  3. Ответов: 4
    Последнее: 11.07.2012, 19:22
  4. Altera
    от serg.ne@ в разделе Несортированное железо
    Ответов: 60
    Последнее: 24.12.2005, 12:27

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •