MM, Вы правы для применения данной схемы к хх80 процессорам, в этом случае инвертирующие элементы ЛЕ5 можно исключить. Однако для 6502 тут всё правильно, как бы это не казалось, поскольку всё завязано на импульс синхронизации Ф2 (по которому и формируются и CS, и чтение/запись). А вот тут-то всё срабатывает по спаду импульса Ф2, который приходится точненько на возникновение валидной инфы на шине данных. Вот такой 6502, всё у него через зад..нюю часть тактового импульса
Касаемо применимости схемы с хх80 процессорами, то я с Вами также соглашусь. Те финты, которые 6502 спокойно выполняет на 1 МГц, 8080 явно не выполнит на привычных 1,77 МГц, и с трудом на 2,5 МГц. С Z80 проще, несмотря на тормозные рудименты, оставшиеся в ядре от 8080, он выигрывает в тактовой частоте, которая в основном выбирается от 3,5 МГц.
Ну а сложности с добычей 8042..., я ж упомянул в первом посте словосочетание "прям счас!"





, поскольку всё завязано на импульс синхронизации Ф2 (по которому и формируются и CS, и чтение/запись). А вот тут-то всё срабатывает по спаду импульса Ф2, который приходится точненько на возникновение валидной инфы на шине данных. Вот такой 6502, всё у него через зад..нюю часть тактового импульса 
Ответить с цитированием