Цитата Сообщение от Salden Посмотреть сообщение
reset - норм
на DD7.3(и 6) лог 0 (выходит патч НП тут нормально проходит)

если я правильно понимаю, логика такая:
для нормальной работы АП16 нужно на /CS подать лог 0?
следовательно на DD14.9,10 должно прийти лог 1
а это значит, что вместо 0 на выходе DD28.9 должна быть 1? а у меня тут 0...
Да правильно.
Смотри что на DD28.13 и DD28.3
Память Специалиста можно разделить на 4-е области по адресам процессора A15 и A14. Дак вот, если A15 и A14 в лог.1, значит процессор обращается НЕ к ОЗУ(а к ПЗУ или порту). Это если исключить момент Начального пуска(когда адрес 0, а читаем из ПЗУ по адресу C000h).
Проверяй что на входе и выходе у DD7. Если DD28.13 и DD28.3 не ноль - значит дело в DD28

- - - Добавлено - - -

С DD7 не перепутал? Там ЛЕ1, хотя DD7 элемент 2 на схеме со значком &(типа ЛА3). Если ЛА3 поставить, прикол что синхрогенератор будет работать, а вот дешифрация старших двух бит адреса - нет