Мне кажется, это 5 баллов! Спасибо!!! Если удастся завести Вектор с клока FPGA, все можно сделать красиво, наверняка и все метастабильности уйдут.
Не хочется столько места в FPGA тратить на буфера, а с внешней памятью нужно прикинуть на какой частоте получится утрамбовать все это дело.
- - - Добавлено - - -
Я пробовал так, 2 прерывания при старте загрузчика из ПЗУ, а потом уйма кадров до загрузки проги без прерываний. ФАПЧ отстраивается и по 2 прерываниям, но рассинхрон по задающим частотам двух кварцев, плывущий по времени (наверное с прогревом) и к тому же дрожащий в последнем разряде, сводят попытки учитывать еще и моменты программирования палитры к выносу мозга. Это интересная задачка, я уже стал подумывать отлавливать на шине машинные циклы и использовать то, что в Векторе они кратны 4 тактам, но ivagor выше предложил более простое и элегантное решение - буду его пробовать.





Ответить с цитированием
Размещение рекламы на форуме способствует его дальнейшему развитию 

