Я смотрел все сигналы двухканальным осциллографом на слоте и на конце кабеля. Разницы не заметил. Ну разьве что по питанию чуть больше помех было. Терминаторы на 1к решили проблему. Но я всё же не рискнул нагружать линии и поставил резисторы по 100 Ом последовательно. Результат меня удовлетворил.
Статью обязательно прочту.
- - - Добавлено - - -
Я понял, что я ничего не понял. Так как IDE-FDD картридж тактируется от слота, сопротивление линии CLOCK надо подбирать исходя из длины кабеля (30 см), частоты (3.58 МГц) и вольтажа (5 в)? Сопротивление на 68 или 100 Ом в конце линии не дало никакого эффекта - картридж так же глючил.




Ответить с цитированием