Цитата Сообщение от goodboy Посмотреть сообщение
в info (для whdload) пишут про глюки на реалах где проц быстрей
Вроде бы добился стабильной работы ,но такие вещи насторожили , вот еще не работает нормально Batman Vuelve , и это вроде бы нормальная картина для более быстрых процев ,у меня так же трабла как и тут чел описывает - http://mantis.whdload.de/view.php?id=152&history=1 или вот тут наглядно - http://eab.abime.net/showthread.php?t=89664

Вначале напрягся ,думал что моя связка фаст+020 глючит , сейчас почитал выходит проблема софта.

И крутятся у меня мысли ,что надо бы оба проца оставлять ,что бы была хорошая совместимость. Только вот как это все впихивать.
Еще вариант боковой слот , но без корпуса голая плата сбоку это не то , а корпуса делать это уже совсем другой бюджет...
Понижать частоту 020 до 7 мгц не вариант , он на ней не очень хорошо работает. По даташитам нижняя 8 и 12.5 мгц.
В общем у кого какие мысли ,высказывайте.


PS еще вопрос кто знаком с архитектурой и программированием 68xxx , при 32 разрядной памяти не полезут глюки со старым софтом , ибо в 020 уже выравнивание бывает ,и в 32 битной реализации оно корректно не будет работать ,на память не заводятся младшие A0-A1

The number of bytes transferred during a write or read bus cycle is equal to or less thanthe size indicated by the SIZ1 and SIZ0 outputs, depending on port width and operandalignment. For example, during the first bus cycle of a long-word transfer to a word port,the SIZ1 and SIZ0 outputs indicate that four bytes are to be transferred, although only twobytes are moved on that bus cycle.A1–A0 also affect operation of the data multiplexer. During an operand transfer, A31–A2(for the MC68020) or A23–A2 (for the MC68EC020) indicate the long-word base addressof that portion of the operand to be accessed; A1 and A0 indicate the byte offset from thebase.