Цитата Сообщение от bigral Посмотреть сообщение
я думал ранее что наоборот чем более "крутые фронты" тем лучше... а тут
Точнее дело было так. Схема сброса была сделана на двух логических элементах (триггер шмитта). Далее сброс поступал на LS244 и потом на VDU. Так вот пришлось уменьшить резистор в цепи обратной связи двух логических элементов. Иначе оно (V99ХХ) ни как стабильно не заводилось. Выводы делайте сами.

Цитата Сообщение от bigral Посмотреть сообщение
как это "Не успевала инициализироваться палитра" оно ж "по кругу" пишет одни и те же данные в vdp
Тест не пишет палитру, он для TMS. А в силу совместимости работает на любом VDU MSX.

Цитата Сообщение от bigral Посмотреть сообщение
хм... интересная мысль
Думалось запустить код на FPGA c софтовым T80, железка реальная не понадобится. И посмотреть в симуляторе работу основных узлов. Простые тестики для Z80 писать прямо во встроенное ОЗУ FPGA. Мне так ведется проще, не селен я в CPLD/FPGA.

Еще отдельно можно сделать ного-дрыг для VDU, убедится рабочий ли он. Что я и проделывал на ардуине, когда не мог понять, почему не работает MSX1 в минимальной конфигурации. В общем, вариантов множество.