При наличии шины без ожидания 1801ВМ3 тратит только три такта на рег-рег. Итого на 5МГц - до 1.66 млн оп/сек. У 1801ВМ3 есть выделенный сумматор на PC+2 (ВМ1/ВМ2 используют АЛУ для обновления PC, поэтому, например, ВМ2 требует минимум 4 такта на инструкцию) и если бы не блок обмена по МПИ, который извлекает слово инструкции минимум за три такта - можно было бы тратить только два такта на инструкцию. На ПЛИС с шиной Wishbone имеет смысл попробовать такой вариант. От J11/1831 я бы не ожидал высокого IPC (instruction-per-clock), это все тот же старый добрый вертикальный микрокод с костылями, быстро молотить код не получится.





Ответить с цитированием