User Tag List

Показано с 1 по 10 из 242

Тема: Мультиинтерфейсная плата контроллеров (МИПК)

Древовидный режим

Предыдущее сообщение Предыдущее сообщение   Следующее сообщение Следующее сообщение
  1. #11

    Регистрация
    30.11.2015
    Адрес
    г. Самара
    Сообщений
    7,505
    Спасибо Благодарностей отдано 
    344
    Спасибо Благодарностей получено 
    713
    Поблагодарили
    595 сообщений
    Mentioned
    13 Post(s)
    Tagged
    0 Thread(s)

    По умолчанию

    Цитата Сообщение от Alex Посмотреть сообщение
    На J-11 регистров куча в процессоре, причём на последних версиях J-11 их стало ещё более(в основном диагностика)
    Их сколько было, столько и осталось А то, что ещё видится - они на самой плате и какие с какими адресами - зависит от конкретного варианта платы - KDJ-11A, B, D или E Я на это налетел, когда потрошил ПЗУ с MXV-11 (читая описание на KDJ11-B, где ПЗУ на плате, а не отдельно). Регистр маппинга ПЗУ на MXV-11 по одному адресу, а на KDJ11-B по другому. И это логично - у них в работе есть отличия - не сильно большие, но есть.

    Цитата Сообщение от Alex Посмотреть сообщение
    Вроде на последних было, что вся память работает со скоростью кэша.
    Конкретно - на KDJ11-E, во времена выпуска которой, как я понимаю, появились микрухи памяти с нужной скоростью

    Цитата Сообщение от Alex Посмотреть сообщение
    Ведь увы, от DEC J-11 мне не светит.
    Да лана, их полно на ибэй, вопрос только в наличии суммы денег (но это да, может быть проблемой, не спорю)

    Цитата Сообщение от Alex Посмотреть сообщение
    У меня была идея сделать псевдодрайвер кэша дисковых устройств на RT11, но далеко не продвинулся
    Честно говоря, для современных устройств ака CF или SD особого смысла нет - я уже показал, что по прямому доступу такие устройства (с современной памятью) закачивают (выкачивают) данные быстрее, чем проц работает с памятью. Причём я не уверен даже, что можно будет получить выигрыш при работе с каталогом RT, потому как драйверу нужно будет из буфера в памяти данные перенести в буфер проги или USR. Даже на первом чтении. А это, получается, более медленная операция...

    - - - Добавлено - - -

    Хотя, если запилить проц PDP-11 на FPGA - может быть выигрыш и будет. При условии, также, достаточно быстрой памяти. К сожалению, в ближайшее время провести эксперимент не получится - у меня FPGA с достаточным количеством для синтеза процессора есть только на плате мультиконтроллера, но вот организовать ему память достаточно объёма не получится - внутри ячеек памяти всего примерно на 45000(8) байт, а что бы наружнюю использовать - плату надо напильником допиливать (не планировалось ТАКОЕ её использование). А на плате 1201.2018 вообще CPLD на 256 макроячеек.

    А вот с 1201.2020 можно будет поставить и такой эксперимент Когда она попадёт в мои руки
    Последний раз редактировалось Hunta; 28.04.2020 в 16:59.

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)

Похожие темы

  1. Ответов: 5
    Последнее: 07.12.2018, 15:46
  2. Плата рк-86
    от oracleua в разделе Радио-86РК
    Ответов: 16
    Последнее: 22.01.2015, 18:05
  3. Ответов: 16
    Последнее: 17.03.2012, 10:00
  4. Ответов: 2
    Последнее: 19.12.2011, 11:50
  5. Схемы контроллеров B48, BZ128
    от klingon в разделе Внешние накопители
    Ответов: 2
    Последнее: 06.04.2010, 14:11

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •