Сообщение от goodboy LVD (по этому реверсу) делал verilog модель https://github.com/lvd2/ay-3-8910_reverse_engineered Да. Но у них эта модель для симуляции, не для реализации в FPGA. Она не синхронная.
Эту тему просматривают: 1 (пользователей: 0 , гостей: 1)
Правила форума