Цитата Сообщение от Conan Посмотреть сообщение
для процессора Z84C0004 рассчитанного на 4 МГц задержка между CLK и ADR составляет - 110 нс,

а для Z84C0020 рассичтанного на 20 МГц (то есть в 5 раз выше) сколько должна составлять что бы соотношения не менялись 22 нс ?, а составляет 57 нс. Результат очевиден.
если бы задержки оставались одинаковыми для разных частот, то как было 110, так 110 бы и осталось . А на самом деле налицо их изменение и подгонка конкретно под каждую частоту.
Цитата Сообщение от Conan Посмотреть сообщение
Все отличия (с точки зрения "почему же разные частоты?") во внутренних параметрах: сопротивлениях шин, емкостях затворов и т.д. и всяких технологических особенностях.
и в т.ч. сопротивлении выходных буферов.
Из всего сказанного очевидно только одно - параметры высокочастотных клонов Z80 комплексно подгонялись с помощью множества параметров, и являются компромиссным результатом, в т.ч. учитывающим умощнение буферов.