Есть реплика (но там не современная элементная база), есть варианты на ПЛИСовых девбордах и был проект с неясным статусом
Вид для печати
Есть реплика (но там не современная элементная база), есть варианты на ПЛИСовых девбордах и был проект с неясным статусом
Проект я пока отложил, но, дабы удовлетворить любопытство, могу показать промежуточную схему, на чём я остановился примерно пару месяцев назад:
https://s8.hostingkartinok.com/uploa...a34fbb0b23.png
Тут не хватает довольно большой части: нет разъёма "ВУ" с генерацией сигналов RAS/CAS и "заворачиванием в фарш" там линий адреса, нет клавиатуры, ну и ещё кучи доработок и улучшений схемы. Кстати, размеры платы явно получатся несколько больше, чем 100х100мм, может понадобится её разделить на две части.
Вот архив со схемой в протеусе, для более детального ознакомления:CPU_Vektor.rar-- новая схема тут
Уважаемый Improver!
Доделайте схему!
Разделите её на две части (чтобы было проще делать в домашних условиях)!Цитата:
Кстати, размеры платы явно получатся несколько больше, чем 100х100мм, может понадобится её разделить на две части.
- - - Добавлено - - -
Какая версия Proteus'а у Вас?
Спасибо.
А 100х100 это c какими корпусами преимущественно? Что если оставить исторические микросхемы, а клей собрать на soic и tssop?
Обязательно, но потом. ;) Вообще, уже в текущем состоянии можно выделить основных компонентов на одну плату -- процессор, генератор, ПЗУ и ОЗУ, ВИ53 и ВВ55 для клавиатуры, ввода-вывода и управления экраном. Плюс к этому добавить схемы питания и обвязку, и уже на первую плату будет более чем достаточно. А на второй потом развести всё остальное.
Использую 7.10 (сборка 12325). Пробовал более новые версии, но они что-то глючат...
Тут выбор не богатый, вся 580-я серия только в DIP, ПЗУ тоже желательно в DIP для возможности установки в панельку, а остальное можно и на soic/tssop, но это получается меньшая часть схемы. Я прикидывал разводку платы, там комплект, перечисленный выше, с трудом уже влезает в 100х100.
Ага, с трудом значит все-таки влезает. :)
Improver, где формируется сигнал MEM_RDY (смотрел по png, протеус я снес)? И близкий, но более глобальный вопрос - в векторе дискретность всяких сигналов типа RAS, CAS соответствует 12 МГц или 1/4 такта 3 МГц (83.3 нс). При использовании ГФ24 с кварцем 27 МГц такая дискретность становится проблематичной. Как будут формаироваться RAS, CAS и еще некоторые сигналы? Для работы нового вектора они не нужны, но нужны для классического кваза.
Этот сигнал формируется как раз графической платой, об этом я упоминал в самом первом посте темы. Это тоже ещё вопрос, требующий практической проверки, как процессор будет с ним работать. В худшем случае, с той же графической платы можно будет вместо него взять сигнал МХ2 и процессор тогда будет работать в классическом векторовском режиме.
Честно -- пока не знаю, ещё не обдумывал это. Поэтому и пишу, что опубликованная выше схема -- это только начало пути...