User Tag List

Показано с 1 по 10 из 53

Тема: Extended Instructions Set (EIS): MUL, DIV, ASH, ASHC

Комбинированный просмотр

Предыдущее сообщение Предыдущее сообщение   Следующее сообщение Следующее сообщение
  1. #1
    zx_
    Гость

    По умолчанию

    svinka, эт кааято странная хрень
    на четырех битных сдвиговых регистрах, мультиплексорах и проч логики

    математический сопроцессор на дискретной логике ?

  2. #1
    С любовью к вам, Yandex.Direct
    Размещение рекламы на форуме способствует его дальнейшему развитию

  3. #2

    Регистрация
    30.11.2015
    Адрес
    г. Самара
    Сообщений
    7,514
    Спасибо Благодарностей отдано 
    345
    Спасибо Благодарностей получено 
    715
    Поблагодарили
    597 сообщений
    Mentioned
    13 Post(s)
    Tagged
    0 Thread(s)

    По умолчанию

    Цитата Сообщение от zx_ Посмотреть сообщение
    эт кааято странная хрень
    Ну вообще то известная хрень. В RSX даже специальный вариант резидентной библиотеки есть, что бы (непривилегированные) задачи могли получить доступ к ней.

    Цитата Сообщение от zx_ Посмотреть сообщение
    математический сопроцессор на дискретной логике ?
    Я бы не назвал это сопроцессором. Сделано именно как устройство, то есть проц об этом "сопроцессоре" ни сном ни духом, в отличии от, скажем, 1801ВМ4, сопроцессоре плавающей точки для F11 (ака 1811) или акселераторе плавающей точки (FPA) для J11 (даже не знаю, делали у нас что то такое для 1831)

    Для полноты коллекции я его под PDP2011 сделал, но толком так и не проверил - другими делами занят.
    Последний раз редактировалось Hunta; 13.12.2020 в 18:32.

  4. #3

    Регистрация
    18.02.2016
    Адрес
    г. Москва
    Сообщений
    635
    Спасибо Благодарностей отдано 
    36
    Спасибо Благодарностей получено 
    56
    Поблагодарили
    45 сообщений
    Mentioned
    0 Post(s)
    Tagged
    0 Thread(s)

    По умолчанию

    Цитата Сообщение от zx_ Посмотреть сообщение
    svinka, эт кааято странная хрень
    на четырех битных сдвиговых регистрах, мультиплексорах и проч логики

    математический сопроцессор на дискретной логике ?
    ага
    ведь в пройстейшем -)) самом медленном способе целочисленное умножение 16*16 бит (результат 32бит) это 16 сложений и 16 сдвигов


    тама на плате реализованы микропрограммные автоматы по некоторым операциям для ускорения вычислений. через регистры в пространстве ввода-вывода. Не расширяет систему команд.
    Последний раз редактировалось svinka; 13.12.2020 в 08:31.

Информация о теме

Пользователи, просматривающие эту тему

Эту тему просматривают: 3 (пользователей: 0 , гостей: 3)

Похожие темы

  1. Ответов: 0
    Последнее: 29.08.2017, 14:06
  2. Sector II - Extended
    от Splinter в разделе Музыка
    Ответов: 7
    Последнее: 07.02.2014, 06:45
  3. EXTENDED MEMORY DETECTION
    от VELESOFT в разделе Память
    Ответов: 1
    Последнее: 04.04.2010, 22:50
  4. gfx extended :)
    от riskej в разделе Графика
    Ответов: 12
    Последнее: 06.08.2008, 17:58
  5. Fast 48x48 MUL | DIV
    от Sinus в разделе Программирование
    Ответов: 6
    Последнее: 05.07.2005, 17:00

Ваши права

  • Вы не можете создавать новые темы
  • Вы не можете отвечать в темах
  • Вы не можете прикреплять вложения
  • Вы не можете редактировать свои сообщения
  •