зачем fpga если можно avr/pic/arm/cpld надо всего лишь генерить циклы, записи а это простая fsm ток вопрос как правильней что бы прозрачный доступ работал
4т - типа m1
3т+3т - запись
или что то среднее 5т смесь m1+цикл записи в память, или вообще забить
эмуляция push будет вроде как быстрее и получится все теже 600кб/сек от
ASDT, но совместимость 100%





Ответить с цитированием