Цитата Сообщение от ra3qdp Посмотреть сообщение
Выходит, что я был прав - если "пронормировать" по количеству тактов, то и получается "реальная частота" и что при одинаковой этой реальной тактовой - производительность разных процессоров на простых регистровых операциях - одинаковая.
??? Именно что разная. Ядра процессоров разных поколений тратят разное количество тактов на инструкцию регистр-регистр. Правда там еще скорость внешней шины накладывается, именно она ограничивает скорость. Ядро ВМ1 имеет спецветку микрокода для быстрой обработки регистр-регистр, и ему надо всего 3 микроинструкции*2 такта каждая = 6, но внешняя шина даже в идеальных условиях не успевает поставлять ядру инструкции быстрее, поэтому имеем видимые снаружи 8 тактов. Про ВМ2/3 пока не скажу, но, похоже с учетом конвейера и предекодера они могут выполнять регистр-регистр и за два такта, но внешние шины опять тормозят и не позволяют эффективно использовать ядро.

Цитата Сообщение от ra3qdp Посмотреть сообщение
Ну а "эффективность архитектуры" будет выявляться тестом со всеми инструкциями системы команд. Только вот - почему на простых регистровых не выявилась разница от предвыборки ? Или приведенные цифры - какой-то "пиковой" производительности (единственной команды) ? Как это измерить ? (а не посчитать теоретически)
Приведенные цифры на последовательности команд "mov Rs, Rd", сняты с реальных процессоров, внешняя шина работает без лишних задержек (SSYNC/AR и RPLY выставляются мгновенно), на максимальной скорости.