По идее тогда надо ставить промежуточный буфер сохраняющий адрес при обращении но работающий с памятью на более быстрой скорости, сложная и печальная схема будет на одновибраторе чтоли... или с другим (clk#2) доменом синхронизированным с основным clk? ДА?
Т.е. сама абсурдность этого выхода нам говорит что разработчикам проще было бы всю эту логику засунуть в сам чип без которой он становится малоприменимым для медленных устройств.
В даташите указали время доступа к памяти начиная от сигнала RAS (оно 100нс для 4164) т.е. чтобы эта цифра была логична нужно указать время для задержки ДО наступления CAS так чтобы минимальной длинны CAS-a хватило... Так что это условное значение.
Черный экран - наверно виснет на ROM basic48, надо вытащить ROM чтоб увидеть какой там "матрас" или TEST48 поставить.




Ответить с цитированием