Да, ладно, смотрим к примеру KAY и не наблюдаем что бы FDC управлял wait для процессора
Тогда простейший кей, проц читает регистр статуса или регистр данных, AVR не успеет выставить данные на шину, что бы процессор успел прочитать. Именно о этом речь. Аналогичная ситуация может быть с латчем данных от процессора, но тут как бы проще, не нужно дополниетльно менять направление gpio или выставлять OE для внешнего буфера





Ответить с цитированием