так может просто верхнюю плату (функционально) выполнить в формате zx-bus на новой элементной базе?
например, циклон с логикой и отдельно стоящие АУ, ВГ93, ds1307(часы) и буфера (выходные) 8253 и 8521. а всю логику запихнуть в ПЛИС. АУ в принципе тоже можно затолкать в циклон. таким образом получим небольшие габариты, что положительно скажется на стоимости платы с одной стороны, и гибкость реконфигурирования с другой. для программной обработки (например, часов) можно встатвить в дизайн ПЛИС минимальный ниос (это около 500-700 LE, если мне не изменяет память).




Ответить с цитированием